刷题
导入试题
【单选题】
一位十六进制数可以用___位二进制数来表示。
A. 4
B. 2
C. 1
D. 16
查看试卷,进入试卷练习
微信扫一扫,开始刷题
答案
A
解析
暂无解析
相关试题
【单选题】
28十进制数25用8421BCD码表示为___。4位
A. 10 101
B. 0010 0101
C. 100101
D. 10101
【单选题】
29与十进制数(53.5)10不等值的数或代码为___。
A. (0101 0011.0101)8421BCD
B. (35.8)16
C. (110101.1)2
D. (60.4)8
【单选题】
30与八进制数(47.3)8等值的数为___
A. (100111.011)2
B. (97.3)16
C. (27.3 )16
D. (100111.11)2
【单选题】
31下列各型号中属于优先编码器是___。
A. 74LS85
B. 74LS138
C. 74LS148
D. 74LS48
【单选题】
七段数码显示器BS202是___。
A. 共阳极LED管
B. 共阴极LED管
C. 共阳极LCD管
D. 共阴极LCD管
【单选题】
33八输入端的编码器按二进制数编码时,其输出端的个数是___。
A. 2个
B. 3个
C. 4个
D. 8个
【单选题】
四输入的译码器,其输出端最多为___。
A. 4个
B. 8个
C. 10个
D. 16个
【单选题】
当74LS148的输入端按顺序输入11011101时,输出为___。
A. 101
B. 010
C. 001
D. 110
【单选题】
用三线-八线译码器74LS138和辅助门电路实现逻辑函数Y=a2+a1a2,应___。
A. 用与非门,Y=y0y1y4y5y6y7
B. 用与门,Y=y2y3
C. 用或门,Y=y2+y3
D. 用或门,Y=y0+y1+y4+y5+y6+y7
【单选题】
37时序逻辑电路中一定包含___。
A. 触发器
B. 组合逻辑电路
C. 移位寄存器
D. 译码器
【单选题】
仅具有置“0”和置“1”功能的触发器是___。
A. 基本RS触发器
B. 钟控RS触发器
C. D触发器
D. JK触发器
【单选题】
由与非门组成的基本RS触发器不允许输入的变量组合为___。
A. 00
B. 01
C. 10
D. 11
【单选题】
40仅具有保持和翻转功能的触发器是___。
A. JK触发器
B. T触发器
C. D触发器
D. T' 触发器
【单选题】
触发器由门电路构成,但它不同于门电路功能,主要特点是___。
A. 具有翻转功能
B. 具有保持功能
C. 具有记忆功能
【单选题】
TTL集成触发器直接置0端[]和直接置1端[]在触发器正常工作时应___。
A. =1,=0
B. =0,=1
C. 保持高电平“1”
D. 保持低电平“0”
【单选题】
按逻辑功能的不同,双稳态触发器可分为___。
A. RS、JK、D、T等
B. 主从型和维持阻塞型
C. TTL型和MOS型
D. 上述均包括
【单选题】
同步计数器和异步计数器比较,同步计数器的显著优点是___。
A. 工作速度高
B. 触发器利用率高
C. 电路简单
D. 不受时钟CP控制。
【单选题】
把一个五进制计数器与一个四进制计数器串联可得到___进制计数器。
A. 4
B. 5
C. 9
D. 20
【单选题】
下列逻辑电路中为时序逻辑电路的是___ 。
A. 变量译码器
B. 加法器
C. 数码寄存器
D. 数据选择器
【单选题】
47N个触发器可以构成最大计数长度{进制数}为___ 的计数器。
A. N
B. 2N
C. N2
D. 2N
【单选题】
N个触发器可以构成能寄存___位二进制数码的寄存器。
A. N-1
B. N
C. N+1
D. 2N
【单选题】
49五个D触发器构成环形计数器,其计数长度为___。
A. 5
B. 10
C. 25
D. 32
【单选题】
同步时序电路和异步时序电路比较,其差异在于后者___。
A. 没有触发器
B. 没有统一的时钟脉冲控制
C. 没有稳定状态
D. 输出只与内部状态有关
【单选题】
一位8421BCD码计数器至少需要___个触发器。
A. 3
B. 4
C. 5
D. 10
【单选题】
某电视机水平-垂直扫描发生器需要一个分频器将31500HZ的脉冲转换为60HZ的脉冲,欲构成此分频器至少需要___个触发器。
A. 10
B. 60
C. 525
D. 31500
【单选题】
555定时器属于___
A. 时序逻辑电路
B. 组合逻辑电路
C. 模拟电子电路
【单选题】
54多谐振荡器可产生 ___
A. 正弦波
B. 矩形脉冲
C. 三角波
D. 锯齿波
【单选题】
脉冲整形电路有___。
A. 多谐振荡器
B. 施密特触发器
C. 555定时器
【单选题】
56石英晶体多谐振荡器的突出优点是___ 。
A. 速度高
B. 电路简单
C. 振荡频率稳定
D. 输出波形边沿陡峭
【单选题】
TTL单定时器型号的最后几位数字为___。
A. 555
B. 556
C. 7555
D. 7556
【单选题】
555定时器不可以组成___。
A. 多谐振荡器
B. 单稳态触发器
C. 施密特触发器
D. JK触发器
【单选题】
59以下各电路中,___可以产生脉冲定时。
A. 多谐振荡器
B. 单稳态触发器
C. 施密特触发器
D. 石英晶体多谐振荡器
【单选题】
555定时电路端不用时,应当___。
A. 接高电平
B. 接低电平
C. 通过0.01µF的电容接地
D. 通过小于500Ω的电阻接地
【单选题】
89S51的内部程序存储器与数据存储器容量各为多少?___
A. 64KB、128B
B. 4KB、64KB
C. 4KB、128B
D. 8KB、256B
【单选题】
89S51比89C51多出了哪个功能?___
A. 存储器加倍
B. 具有WDT工能
C. 多了一个8位输入/输出端口
D. 多了一个串行口
【单选题】
6在DIP40封装的8×51芯片里,复位RESET引脚的引脚编号是什么?___
A. 9
B. 19
C. 29
D. 39
【单选题】
7在DIP40封装的8×51芯片里,接地引脚与电源引脚的引脚编号是什么?___
A. 1、21
B. 11.31
C. 20、40
D. 19、39
【单选题】
9在12MHz始终脉冲的8051系统里,一个机器周期有多长?___
A. 1µs
B. 12µs
C. 1ms
D. 12ms
【单选题】
12下列哪个寄存器是8×51内的16位寄存器?___
A. CC
B. C
C. PC
D. R7
【单选题】
14在8×51的输入/输出端口里,哪个输入/输出端口执行在输出功能时没有内部上拉电阻?___
A. P0
B. P1
C. P2
D. P3
推荐试题
【单选题】
滞回比较器的比较电压是___。
A. 固定的
B. 随输出电压而变化
C. 输出电压可正可负
D. 与输出电压无关
【单选题】
实用的调节器线路,一般应有抑制零漂、___、输入滤波、功率放大、比例系数可调、寄生振荡消除等附属电路。
A. 限幅
B. 输出滤波
C. 温度补偿
D. 整流
【单选题】
若使三极管具有电流放大能力,必须满足的外部条件是___。
A. 发射结正偏、集电结正偏
B. 发射结反偏、集电结反偏
C. 发射结正偏、集电结反偏
D. 发射结反偏、集电结正偏
【单选题】
下列不属于常用输入单元电路的功能有___。
A. 取信号能力强
B. 抑制干扰能力强
C. 具有一定信号放大能力
D. 带负载能力强
【单选题】
下列不属于常用中间电子单元电路的功能有___。
A. 传输信号能力强
B. 信号波形失真小
C. 电压放大能力强
D. 取信号能力强
【单选题】
下列不属于集成运放电路线性应用的是___。
A. 加法运算电路
B. 减法运算电路
C. 积分电路
D. 过零比较器
【单选题】
集成运放电路非线性应用要求___。
A. 开环或加正反馈
B. 加负反馈
C. 输入信号要大
D. 输出要加限幅电路
【单选题】
下列不属于集成运放电路非线性应用的是___。
A. 加法运算电路
B. 滞回比较器
C. 非过零比较器
D. 过零比较器
【单选题】
组合逻辑电路常用的分析方法有___。
A. 逻辑代数化简
B. 真值表
C. 逻辑表达式
D. 以上都是
【单选题】
组合逻辑电路的分析是___。
A. 根据已有电路图进行分析
B. 画出对应的电路图
C. 根据逻辑结果进行分析
D. 画出对应的输出时序图
【单选题】
组合逻辑电路的设计是___
A. 根据已有电路图进行分析
B. 找出对应的输入条件
C. 根据逻辑结果进行分析
D. 画出对应的输出时序图
【单选题】
组合逻辑电路的比较器功能为___。
A. 只是逐位比较
B. 只是最高位比较
C. 高位比较有结果,低位可不比较
D. 只是最低位比较
【单选题】
过零比较器可将输入正弦波变换为___。
A. 三角波
B. 锯齿波
C. 尖顶脉冲波
D. 方波
【单选题】
组合逻辑电路的译码器功能有___。
A. 变量译码器
B. 显示译码器
C. 数码译码器
D. 以上都是
【单选题】
组合逻辑电路的编码器功能为___。
A. 用一位二进制数来表示
B. 用多位二进制数来表示输入信号
C. 用十进制数来表示输入信号
D. 用十进制数来表示二进制信号
【单选题】
下列不属于组合逻辑电路的加法器为___。
A. 半加器
B. 全加器
C. 多位加法器
D. 计数器
【单选题】
下列不能用于构成组合逻辑电路的是___。
A. 与非门
B. 或非门
C. 异或门
D. 触发器
【单选题】
集成与非门的多余引脚___时,与非门被封锁。
A. 悬空
B. 接高电平
C. 接低电平
D. 并接
【单选题】
集成或非门的多余引脚___时,或非门被封锁。
A. 悬空
B. 接高电平
C. 接低电平
D. 并接
【单选题】
集成与非门被封锁,应检查其多余引脚是否接了___。
A. 悬空
B. 高电平
C. 低电平
D. 并接
【单选题】
数码存储器的操作要分为___步进行。
A. 4
B. 3
C. 5
D. 6
【单选题】
时序逻辑电路的分析方法有___。
A. 列出状态方程
B. 列出驱动方程
C. 列出状态表
D. 以上都是
【单选题】
时序逻辑电路的驱动方程是___。
A. 各个触发器的输入表达式
B. 各个门电路的输入表达式
C. 各个触发器的输出表达式
D. 各个门电路的输出表达式
【单选题】
时序逻辑电路的状态表是由___。
A. 状态方程算出
B. 驱动方程算出
C. 触发器的特性方程算出
D. 时钟脉冲表达式算出
【单选题】
下列不属于时序逻辑电路的计数器进制的为___。
A. 二进制计数器
B. 十进制计数器
C. N进制计数器
D. 脉冲计数器
【单选题】
时序逻辑电路的计数器按与时钟脉冲关系可分为___。
A. 加法计数器
B. 减法计数器
C. 可逆制计数器
D. 以上都是
【单选题】
时序逻辑电路的输出端取数如有问题会产生___。
A. 时钟脉冲混乱
B. 置数端无效
C. 清零端无效
D. 计数模错误
【单选题】
时序逻辑电路的计数器直接取相应进制数经相应门电路送到___。
A. 异步清零端
B. 同步清零端
C. 异步置数端
D. 同步置数端
【单选题】
时序逻辑电路的置数端有效,则电路为___状态。
A. 计数
B. 并行置数
C. 置1
D. 清0
【单选题】
时序逻辑电路的清零端有效,则电路为___状态。
A. 计数
B. 保持
C. 置1
D. 清0
【单选题】
555定时器构成的典型应用中不包含___电路。
A. 多谐振荡
B. 施密特振荡
C. 单稳态振荡
D. 存储器
【单选题】
下列不属于555定时器构成的单稳态触发器的典型应用是___。
A. 脉冲定时
B. 脉冲延时
C. 脉冲整形
D. 计数器
【单选题】
555定时器构成的多谐振荡电路的脉冲频率由___决定。
A. 输入信号
B. 输出信号
C. 电路充放电电阻及电容
D. 555定时器结构
【单选题】
555定时器构成的单稳态触发器单稳态脉宽由___决定。
A. 输入信号
B. 输出信号
C. 电路电阻及电容
D. 555定时器结构
【单选题】
当74LS94的控制信号为10时,该集成移位寄存器处于___状态。
A. 左移
B. 右移
C. 保持
D. 并行置数
【单选题】
当74LS94的控制信号为11时,该集成移位寄存器处于___状态。
A. 左移
B. 右移
C. 保持
D. 并行置数
【单选题】
当74LS94的00经非门的输出与SL相连时,电路实现的功能为___。
A. 左移扭环形计数器
B. 右移扭环形计数器
C. 保持
D. 并行置数
【单选题】
移位寄存器可分为___。
A. 左移
B. 右移
C. 可逆
D. 以上都是
【单选题】
当74LS94的控制信号为01时,该集成移位寄存器处于___状态。
A. 左移
B. 右移
C. 保持
D. 并行置数
【单选题】
当74LS94的控制信号为00时,该集成移位寄存器处于___状态。
A. 左移
B. 右移
C. 保持
D. 并行置数
欢迎使用我爱刷题
×
微信搜索我爱刷题小程序
温馨提示
×
请在电脑上登陆“www.woaishuati.com”使用